laporan akhir 1
Laporan Akhir 1 Modul 2
Percobaan 1
1. Jurnal [Kembali]
2. Alat dan Bahan [Kembali]
a. IC 74Ls112(JK filp flop)
Gambar 4. IC 74LS112
b. IC 7404
c. IC 7432
b. Power DC
3. Rangkaian Simulasi[Kembali]
4. Prinsip Kerja Rangkaian [Kembali]
Pada rangkaian kali ini kita menggunakan Modul d'Lorenzo dimana kondisinya yaitu :
- Input B0 kita sambungkan ke input R pada J-K dan D Flip Flop
- Input B1 kita sambungkan ke input S pada J-K dan D Flip Flop
- Input B2 kita sambungkan ke input J pada J-K Flip Flop
- Input B3 kita sambungkan ke input CLK pada J-K Flip Flop
- Input B4 kita sambungkan ke input K pada J-K Flip Flop
- Input B5 kita sambungkan ke input D pada D Flip Flop
- Input B6 kita sambungkan ke input CLK pada D Flip Flop
lalu kita hubungkan VCC dan ground agar rangkaian agar ada power yang menjalankan rangkaian.
- D Flip Flop
Pada rangkaian D flip flop seperti pada gambar bagian kiri, kita lihat dahulu inputan S dan R nya karena itu adalah prioritas input. Input S dan R sendiri bersifat active low sehingga akan aktif apabila diberikan inputan 0, namun pada kondisi kali ini nilai input yang kita masukkan adalah 1 sehingga input S dan R dapat kita abaikan dan kita memperhatikan inputan dari kaki D dan clock. Dan outputnya akan mengikuti tabel kebenaran D Flip Flop
- J-K Flip Flop
Pada rangkaian J-K flip flop seperti pada gambar bagian kanan, kita lihat dahulu inputan S dan R nya karena itu adalah prioritas input. Input S dan R sendiri bersifat active low sehingga akan aktif apabila diberikan inputan 0, namun pada kondisi kali ini nilai input yang kita masukkan adalah 1 sehingga input S dan R dapat kita abaikan dan kita memperhatikan inputan dari kaki J, K dan clock.Dan outputnya akan mengikuti tabel kebenaran D Flip Flop
Komentar
Posting Komentar